home *** CD-ROM | disk | FTP | other *** search
/ AmigActive 10 / AACD 10.iso / AACD / Games / MAME / src / drivers / vaportra.c < prev    next >
C/C++ Source or Header  |  2000-04-29  |  17KB  |  507 lines

  1. /***************************************************************************
  2.  
  3.   Vapor Trail (World version)  (c) 1989 Data East Corporation
  4.   Vapor Trail (USA version)    (c) 1989 Data East USA
  5.   Kuhga (Japanese version)     (c) 1989 Data East Corporation
  6.  
  7.   Emulation by Bryan McPhail, mish@tendril.co.uk
  8.  
  9. ***************************************************************************/
  10.  
  11. #include "driver.h"
  12. #include "vidhrdw/generic.h"
  13. #include "cpu/h6280/h6280.h"
  14.  
  15. int  vaportra_vh_start(void);
  16. void vaportra_vh_stop (void);
  17. void vaportra_vh_screenrefresh(struct osd_bitmap *bitmap,int full_refresh);
  18.  
  19. WRITE_HANDLER( vaportra_pf1_data_w );
  20. WRITE_HANDLER( vaportra_pf2_data_w );
  21. WRITE_HANDLER( vaportra_pf3_data_w );
  22. WRITE_HANDLER( vaportra_pf4_data_w );
  23. READ_HANDLER( vaportra_pf1_data_r );
  24. READ_HANDLER( vaportra_pf2_data_r );
  25. READ_HANDLER( vaportra_pf3_data_r );
  26. READ_HANDLER( vaportra_pf4_data_r );
  27.  
  28. WRITE_HANDLER( vaportra_control_0_w );
  29. WRITE_HANDLER( vaportra_control_1_w );
  30. WRITE_HANDLER( vaportra_control_2_w );
  31. WRITE_HANDLER( vaportra_palette_24bit_rg_w );
  32. WRITE_HANDLER( vaportra_palette_24bit_b_w );
  33.  
  34. extern unsigned char *vaportra_pf1_data,*vaportra_pf2_data,*vaportra_pf3_data,*vaportra_pf4_data;
  35. static unsigned char *vaportra_ram;
  36.  
  37. WRITE_HANDLER( vaportra_update_sprites_w );
  38.  
  39. /******************************************************************************/
  40.  
  41. static WRITE_HANDLER( vaportra_sound_w )
  42. {
  43.     soundlatch_w(0,data & 0xff);
  44.     cpu_cause_interrupt(1,H6280_INT_IRQ1);
  45. }
  46.  
  47. static READ_HANDLER( vaportra_control_r )
  48. {
  49.     switch (offset)
  50.     {
  51.         case 4: /* Dip Switches */
  52.             return (readinputport(4) + (readinputport(3) << 8));
  53.         case 2: /* Credits */
  54.             return readinputport(2);
  55.         case 0: /* Player 1 & Player 2 joysticks & fire buttons */
  56.             return (readinputport(0) + (readinputport(1) << 8));
  57.     }
  58.  
  59.     logerror("Unknown control read at %d\n",offset);
  60.     return 0xffff;
  61. }
  62.  
  63. /******************************************************************************/
  64.  
  65. static struct MemoryReadAddress vaportra_readmem[] =
  66. {
  67.     { 0x000000, 0x07ffff, MRA_ROM },
  68.     { 0x100000, 0x10000f, vaportra_control_r },
  69.  
  70.     { 0x200000, 0x201fff, vaportra_pf2_data_r },
  71.     { 0x202000, 0x203fff, vaportra_pf4_data_r },
  72.     { 0x280000, 0x281fff, vaportra_pf1_data_r },
  73.     { 0x282000, 0x283fff, vaportra_pf3_data_r },
  74.  
  75.     { 0x300000, 0x300fff, paletteram_word_r },
  76.     { 0x304000, 0x304fff, paletteram_2_word_r },
  77.     { 0x308000, 0x308001, MRA_NOP },
  78.     { 0xff8000, 0xff87ff, MRA_BANK2 },
  79.     { 0xffc000, 0xffffff, MRA_BANK1 },
  80.     { -1 }  /* end of table */
  81. };
  82.  
  83. static struct MemoryWriteAddress vaportra_writemem[] =
  84. {
  85.     { 0x000000, 0x07ffff, MWA_ROM },
  86.     { 0x100000, 0x100003, vaportra_control_2_w },
  87.     { 0x100006, 0x100007, vaportra_sound_w },
  88.  
  89.     { 0x200000, 0x201fff, vaportra_pf2_data_w, &vaportra_pf2_data },
  90.     { 0x202000, 0x203fff, vaportra_pf4_data_w, &vaportra_pf4_data },
  91.     { 0x240000, 0x24000f, vaportra_control_0_w },
  92.  
  93.     { 0x280000, 0x281fff, vaportra_pf1_data_w, &vaportra_pf1_data },
  94.     { 0x282000, 0x283fff, vaportra_pf3_data_w, &vaportra_pf3_data },
  95.     { 0x2c0000, 0x2c000f, vaportra_control_1_w },
  96.  
  97.     { 0x300000, 0x3009ff, vaportra_palette_24bit_rg_w, &paletteram },
  98.     { 0x304000, 0x3049ff, vaportra_palette_24bit_b_w, &paletteram_2 },
  99.     { 0x308000, 0x308001, MWA_NOP },
  100.     { 0x30c000, 0x30c001, vaportra_update_sprites_w },
  101.     { 0xff8000, 0xff87ff, MWA_BANK2, &spriteram },
  102.     { 0xffc000, 0xffffff, MWA_BANK1, &vaportra_ram },
  103.     { -1 }  /* end of table */
  104. };
  105.  
  106. /******************************************************************************/
  107.  
  108. static WRITE_HANDLER( YM2151_w )
  109. {
  110.     switch (offset) {
  111.     case 0:
  112.         YM2151_register_port_0_w(0,data);
  113.         break;
  114.     case 1:
  115.         YM2151_data_port_0_w(0,data);
  116.         break;
  117.     }
  118. }
  119.  
  120. static WRITE_HANDLER( YM2203_w )
  121. {
  122.     switch (offset) {
  123.     case 0:
  124.         YM2203_control_port_0_w(0,data);
  125.         break;
  126.     case 1:
  127.         YM2203_write_port_0_w(0,data);
  128.         break;
  129.     }
  130. }
  131.  
  132. static struct MemoryReadAddress sound_readmem[] =
  133. {
  134.     { 0x000000, 0x00ffff, MRA_ROM },
  135.     { 0x100000, 0x100001, YM2203_status_port_0_r },
  136.     { 0x110000, 0x110001, YM2151_status_port_0_r },
  137.     { 0x120000, 0x120001, OKIM6295_status_0_r },
  138.     { 0x130000, 0x130001, OKIM6295_status_1_r },
  139.     { 0x140000, 0x140001, soundlatch_r },
  140.     { 0x1f0000, 0x1f1fff, MRA_BANK8 },
  141.     { -1 }  /* end of table */
  142. };
  143.  
  144. static struct MemoryWriteAddress sound_writemem[] =
  145. {
  146.     { 0x000000, 0x00ffff, MWA_ROM },
  147.     { 0x100000, 0x100001, YM2203_w },
  148.     { 0x110000, 0x110001, YM2151_w },
  149.     { 0x120000, 0x120001, OKIM6295_data_0_w },
  150.     { 0x130000, 0x130001, OKIM6295_data_1_w },
  151.     { 0x1f0000, 0x1f1fff, MWA_BANK8 },
  152.     { 0x1fec00, 0x1fec01, H6280_timer_w },
  153.     { 0x1ff402, 0x1ff403, H6280_irq_status_w },
  154.     { -1 }  /* end of table */
  155. };
  156.  
  157. /******************************************************************************/
  158.  
  159. INPUT_PORTS_START( vaportra )
  160.     PORT_START    /* Player 1 controls */
  161.     PORT_BIT( 0x01, IP_ACTIVE_LOW, IPT_JOYSTICK_UP    | IPF_8WAY )
  162.     PORT_BIT( 0x02, IP_ACTIVE_LOW, IPT_JOYSTICK_DOWN  | IPF_8WAY )
  163.     PORT_BIT( 0x04, IP_ACTIVE_LOW, IPT_JOYSTICK_LEFT  | IPF_8WAY )
  164.     PORT_BIT( 0x08, IP_ACTIVE_LOW, IPT_JOYSTICK_RIGHT | IPF_8WAY )
  165.     PORT_BIT( 0x10, IP_ACTIVE_LOW, IPT_BUTTON1 )
  166.     PORT_BIT( 0x20, IP_ACTIVE_LOW, IPT_BUTTON2 )
  167.     PORT_BIT( 0x40, IP_ACTIVE_LOW, IPT_UNUSED )
  168.     PORT_BIT( 0x80, IP_ACTIVE_LOW, IPT_START1 )
  169.  
  170.     PORT_START    /* Player 2 controls */
  171.     PORT_BIT( 0x01, IP_ACTIVE_LOW, IPT_JOYSTICK_UP    | IPF_8WAY | IPF_PLAYER2 )
  172.     PORT_BIT( 0x02, IP_ACTIVE_LOW, IPT_JOYSTICK_DOWN  | IPF_8WAY | IPF_PLAYER2 )
  173.     PORT_BIT( 0x04, IP_ACTIVE_LOW, IPT_JOYSTICK_LEFT  | IPF_8WAY | IPF_PLAYER2 )
  174.     PORT_BIT( 0x08, IP_ACTIVE_LOW, IPT_JOYSTICK_RIGHT | IPF_8WAY | IPF_PLAYER2 )
  175.     PORT_BIT( 0x10, IP_ACTIVE_LOW, IPT_BUTTON1 | IPF_PLAYER2 )
  176.     PORT_BIT( 0x20, IP_ACTIVE_LOW, IPT_BUTTON2 | IPF_PLAYER2 )
  177.     PORT_BIT( 0x40, IP_ACTIVE_LOW, IPT_UNUSED )
  178.     PORT_BIT( 0x80, IP_ACTIVE_LOW, IPT_START2 )
  179.  
  180.     PORT_START    /* Credits */
  181.     PORT_BIT( 0x01, IP_ACTIVE_LOW, IPT_COIN1 )
  182.     PORT_BIT( 0x02, IP_ACTIVE_LOW, IPT_COIN2 )
  183.     PORT_BIT( 0x04, IP_ACTIVE_LOW, IPT_COIN3 )
  184.     PORT_BIT( 0x08, IP_ACTIVE_HIGH, IPT_VBLANK )
  185.     PORT_BIT( 0x10, IP_ACTIVE_LOW, IPT_UNKNOWN )
  186.     PORT_BIT( 0x20, IP_ACTIVE_LOW, IPT_UNKNOWN )
  187.     PORT_BIT( 0x40, IP_ACTIVE_LOW, IPT_UNKNOWN )
  188.     PORT_BIT( 0x80, IP_ACTIVE_LOW, IPT_UNKNOWN )
  189.  
  190.     PORT_START    /* Dip switch bank 1 */
  191.     PORT_DIPNAME( 0x07, 0x07, DEF_STR( Coin_A ) )
  192.     PORT_DIPSETTING(    0x00, DEF_STR( 3C_1C ) )
  193.     PORT_DIPSETTING(    0x01, DEF_STR( 2C_1C ) )
  194.     PORT_DIPSETTING(    0x07, DEF_STR( 1C_1C ) )
  195.     PORT_DIPSETTING(    0x06, DEF_STR( 1C_2C ) )
  196.     PORT_DIPSETTING(    0x05, DEF_STR( 1C_3C ) )
  197.     PORT_DIPSETTING(    0x04, DEF_STR( 1C_4C ) )
  198.     PORT_DIPSETTING(    0x03, DEF_STR( 1C_5C ) )
  199.     PORT_DIPSETTING(    0x02, DEF_STR( 1C_6C ) )
  200.     PORT_DIPNAME( 0x38, 0x38, DEF_STR( Coin_B ) )
  201.     PORT_DIPSETTING(    0x00, DEF_STR( 3C_1C ) )
  202.     PORT_DIPSETTING(    0x08, DEF_STR( 2C_1C ) )
  203.     PORT_DIPSETTING(    0x38, DEF_STR( 1C_1C ) )
  204.     PORT_DIPSETTING(    0x30, DEF_STR( 1C_2C ) )
  205.     PORT_DIPSETTING(    0x28, DEF_STR( 1C_3C ) )
  206.     PORT_DIPSETTING(    0x20, DEF_STR( 1C_4C ) )
  207.     PORT_DIPSETTING(    0x18, DEF_STR( 1C_5C ) )
  208.     PORT_DIPSETTING(    0x10, DEF_STR( 1C_6C ) )
  209.     PORT_DIPNAME( 0x40, 0x40, DEF_STR( Flip_Screen ) )
  210.     PORT_DIPSETTING(    0x40, DEF_STR( Off ) )
  211.     PORT_DIPSETTING(    0x00, DEF_STR( On ) )
  212.     PORT_SERVICE( 0x80, IP_ACTIVE_LOW )
  213.  
  214.     PORT_START    /* Dip switch bank 2 */
  215.     PORT_DIPNAME( 0x03, 0x03, DEF_STR( Lives ) )
  216.     PORT_DIPSETTING(    0x00, "2" )
  217.     PORT_DIPSETTING(    0x03, "3" )
  218.     PORT_DIPSETTING(    0x02, "4" )
  219.     PORT_DIPSETTING(    0x01, "5" )
  220.     PORT_DIPNAME( 0x0c, 0x0c, DEF_STR( Difficulty ) )
  221.     PORT_DIPSETTING(    0x08, "Easy" )
  222.     PORT_DIPSETTING(    0x0c, "Normal" )
  223.     PORT_DIPSETTING(    0x04, "Hard" )
  224.     PORT_DIPSETTING(    0x00, "Hardest" )
  225.     PORT_DIPNAME( 0x10, 0x10, DEF_STR( Unknown ) )
  226.     PORT_DIPSETTING(    0x10, DEF_STR( Off ) )
  227.     PORT_DIPSETTING(    0x00, DEF_STR( On ) )
  228.     PORT_DIPNAME( 0x20, 0x20, DEF_STR( Unknown ) )
  229.     PORT_DIPSETTING(    0x20, DEF_STR( Off ) )
  230.     PORT_DIPSETTING(    0x00, DEF_STR( On ) )
  231.     PORT_DIPNAME( 0x40, 0x40, "Allow Continue" )
  232.     PORT_DIPSETTING(    0x00, DEF_STR( No ) )
  233.     PORT_DIPSETTING(    0x40, DEF_STR( Yes ) )
  234.       PORT_DIPNAME( 0x80, 0x00, DEF_STR( Demo_Sounds ) )
  235.     PORT_DIPSETTING(    0x80, DEF_STR( Off ) )
  236.     PORT_DIPSETTING(    0x00, DEF_STR( On ) )
  237. INPUT_PORTS_END
  238.  
  239. /******************************************************************************/
  240.  
  241. static struct GfxLayout charlayout =
  242. {
  243.     8,8,    /* 8*8 chars */
  244.     4096,
  245.     4,        /* 4 bits per pixel  */
  246.     { 8, 0,  0x40000*8+8, 0x40000*8 },
  247.     { 0, 1, 2, 3, 4, 5, 6, 7 },
  248.     { 0*16, 1*16, 2*16, 3*16, 4*16, 5*16, 6*16, 7*16 },
  249.     16*8    /* every char takes 8 consecutive bytes */
  250. };
  251.  
  252. static struct GfxLayout seallayout =
  253. {
  254.     16,16,
  255.     4096,
  256.     4,
  257.     { 0x80000*8+8, 0x80000*8, 8, 0 },
  258.     { 32*8+0, 32*8+1, 32*8+2, 32*8+3, 32*8+4, 32*8+5, 32*8+6, 32*8+7,
  259.         0, 1, 2, 3, 4, 5, 6, 7 },
  260.     { 0*16, 1*16, 2*16, 3*16, 4*16, 5*16, 6*16, 7*16,
  261.             8*16, 9*16, 10*16, 11*16, 12*16, 13*16, 14*16, 15*16 },
  262.     64*8
  263. };
  264.  
  265. static struct GfxLayout seallayout3 =
  266. {
  267.     16,16,
  268.     4096,
  269.     4,
  270.     { 8, 0, 0x40000*8+8, 0x40000*8 },
  271.     { 32*8+0, 32*8+1, 32*8+2, 32*8+3, 32*8+4, 32*8+5, 32*8+6, 32*8+7,
  272.         0, 1, 2, 3, 4, 5, 6, 7 },
  273.     { 0*16, 1*16, 2*16, 3*16, 4*16, 5*16, 6*16, 7*16,
  274.             8*16, 9*16, 10*16, 11*16, 12*16, 13*16, 14*16, 15*16 },
  275.     64*8
  276. };
  277.  
  278. static struct GfxLayout seallayout2 =
  279. {
  280.     16,16,
  281.     4096*2,
  282.     4,
  283.     { 8, 0, 0x80000*8+8, 0x80000*8 },
  284.     { 32*8+0, 32*8+1, 32*8+2, 32*8+3, 32*8+4, 32*8+5, 32*8+6, 32*8+7,
  285.         0, 1, 2, 3, 4, 5, 6, 7 },
  286.     { 0*16, 1*16, 2*16, 3*16, 4*16, 5*16, 6*16, 7*16,
  287.             8*16, 9*16, 10*16, 11*16, 12*16, 13*16, 14*16, 15*16 },
  288.     64*8
  289. };
  290.  
  291. static struct GfxDecodeInfo gfxdecodeinfo[] =
  292. {
  293.     { REGION_GFX1, 0x000000, &charlayout,    0, 16 },    /* Characters 8x8 */
  294.     { REGION_GFX2, 0x000000, &seallayout,  768, 16 },    /* Tiles 16x16 */
  295.     { REGION_GFX1, 0x000000, &seallayout3, 512, 16 },    /* Tiles 16x16 */
  296.     { REGION_GFX2, 0x040000, &seallayout, 1024, 16 },    /* Tiles 16x16 */
  297.     { REGION_GFX3, 0x000000, &seallayout2, 256, 16 },    /* Sprites 16x16 */
  298.     { -1 } /* end of array */
  299. };
  300.  
  301. /******************************************************************************/
  302.  
  303. static struct OKIM6295interface okim6295_interface =
  304. {
  305.     2,              /* 2 chips */
  306.     { 7757, 15514 },/* Frequency */
  307.     { REGION_SOUND1, REGION_SOUND2 },    /* memory regions */
  308.     { 75, 50 }        /* Note!  Keep chip 1 (voices) louder than chip 2 */
  309. };
  310.  
  311. static struct YM2203interface ym2203_interface =
  312. {
  313.     1,
  314.     32220000/8,    /* Accurate, audio section crystal is 32.220 MHz */
  315.     { YM2203_VOL(40,40) },
  316.     { 0 },
  317.     { 0 },
  318.     { 0 },
  319.     { 0 }
  320. };
  321.  
  322. static void sound_irq(int state)
  323. {
  324.     cpu_set_irq_line(1,1,state); /* IRQ 2 */
  325. }
  326.  
  327. static struct YM2151interface ym2151_interface =
  328. {
  329.     1,
  330.     32220000/9, /* Accurate, audio section crystal is 32.220 MHz */
  331.     { YM3012_VOL(45,MIXER_PAN_LEFT,45,MIXER_PAN_RIGHT) },
  332.     { sound_irq }
  333. };
  334.  
  335. static struct MachineDriver machine_driver_vaportra =
  336. {
  337.     /* basic machine hardware */
  338.     {
  339.          {
  340.             CPU_M68000, /* Custom chip 59 */
  341.             12000000,
  342.             vaportra_readmem,vaportra_writemem,0,0,
  343.             m68_level6_irq,1 /* VBL */
  344.         },
  345.         {
  346.             CPU_H6280 | CPU_AUDIO_CPU, /* Custom chip 45 */
  347.             32220000/8, /* Audio section crystal is 32.220 MHz */
  348.             sound_readmem,sound_writemem,0,0,
  349.             ignore_interrupt,0
  350.         }
  351.     },
  352.     58, 529, /* frames per second, vblank duration */
  353.     1,    /* 1 CPU slice per frame - interleaving is forced when a sound command is written */
  354.     0,
  355.  
  356.     /* video hardware */
  357.     32*8, 32*8, { 0*8, 32*8-1, 1*8, 31*8-1 },
  358.  
  359.     gfxdecodeinfo,
  360.     1280, 1280,
  361.     0,
  362.  
  363.     VIDEO_TYPE_RASTER | VIDEO_MODIFIES_PALETTE | VIDEO_UPDATE_BEFORE_VBLANK,
  364.     0,
  365.     vaportra_vh_start,
  366.     vaportra_vh_stop,
  367.     vaportra_vh_screenrefresh,
  368.  
  369.     /* sound hardware */
  370.     0,0,0,0,
  371.       {
  372.         {
  373.             SOUND_YM2203,
  374.             &ym2203_interface
  375.         },
  376.         {
  377.             SOUND_YM2151,
  378.             &ym2151_interface
  379.         },
  380.         {
  381.             SOUND_OKIM6295,
  382.             &okim6295_interface
  383.         }
  384.     }
  385. };
  386.  
  387. /******************************************************************************/
  388.  
  389. ROM_START( vaportra )
  390.     ROM_REGION( 0x80000, REGION_CPU1 ) /* 68000 code */
  391.       ROM_LOAD_EVEN( "fl_02-1.bin", 0x00000, 0x20000, 0x9ae36095 )
  392.       ROM_LOAD_ODD ( "fl_00-1.bin", 0x00000, 0x20000, 0xc08cc048 )
  393.     ROM_LOAD_EVEN( "fl_03.bin",   0x40000, 0x20000, 0x80bd2844 )
  394.      ROM_LOAD_ODD ( "fl_01.bin",   0x40000, 0x20000, 0x9474b085 )
  395.  
  396.     ROM_REGION( 0x10000, REGION_CPU2 )    /* Sound CPU */
  397.     ROM_LOAD( "fj04",    0x00000, 0x10000, 0xe9aedf9b )
  398.  
  399.     ROM_REGION( 0x080000, REGION_GFX1 | REGIONFLAG_DISPOSE )
  400.     ROM_LOAD( "vtmaa00.bin",   0x000000, 0x80000, 0x0330e13b ) /* chars & tiles */
  401.  
  402.     ROM_REGION( 0x100000, REGION_GFX2 | REGIONFLAG_DISPOSE )
  403.       ROM_LOAD( "vtmaa01.bin",   0x000000, 0x80000, 0xc217a31b ) /* tiles 2 */
  404.     ROM_LOAD( "vtmaa02.bin",   0x080000, 0x80000, 0x091ff98e ) /* tiles 3 */
  405.  
  406.     ROM_REGION( 0x100000, REGION_GFX3 | REGIONFLAG_DISPOSE )
  407.       ROM_LOAD( "vtmaa03.bin",   0x000000, 0x80000, 0x1a30bf81 ) /* sprites */
  408.       ROM_LOAD( "vtmaa04.bin",   0x080000, 0x80000, 0xb713e9cc )
  409.  
  410.     ROM_REGION( 0x20000, REGION_SOUND1 )    /* ADPCM samples */
  411.     ROM_LOAD( "fj06",    0x00000, 0x20000, 0x6e98a235 )
  412.  
  413.     ROM_REGION( 0x20000, REGION_SOUND2 )    /* ADPCM samples */
  414.     ROM_LOAD( "fj05",    0x00000, 0x20000, 0x39cda2b5 )
  415. ROM_END
  416.  
  417. ROM_START( vaportru )
  418.     ROM_REGION( 0x80000, REGION_CPU1 ) /* 68000 code */
  419.       ROM_LOAD_EVEN( "fj02",   0x00000, 0x20000, 0xa2affb73 )
  420.       ROM_LOAD_ODD ( "fj00",   0x00000, 0x20000, 0xef05e07b )
  421.     ROM_LOAD_EVEN( "fj03",   0x40000, 0x20000, 0x44893379 )
  422.      ROM_LOAD_ODD ( "fj01",   0x40000, 0x20000, 0x97fbc107 )
  423.  
  424.     ROM_REGION( 0x10000, REGION_CPU2 )    /* Sound CPU */
  425.     ROM_LOAD( "fj04",    0x00000, 0x10000, 0xe9aedf9b )
  426.  
  427.     ROM_REGION( 0x080000, REGION_GFX1 | REGIONFLAG_DISPOSE )
  428.     ROM_LOAD( "vtmaa00.bin",   0x000000, 0x80000, 0x0330e13b ) /* chars & tiles */
  429.  
  430.     ROM_REGION( 0x100000, REGION_GFX2 | REGIONFLAG_DISPOSE )
  431.       ROM_LOAD( "vtmaa01.bin",   0x000000, 0x80000, 0xc217a31b ) /* tiles 2 */
  432.     ROM_LOAD( "vtmaa02.bin",   0x080000, 0x80000, 0x091ff98e ) /* tiles 3 */
  433.  
  434.     ROM_REGION( 0x100000, REGION_GFX3 | REGIONFLAG_DISPOSE )
  435.       ROM_LOAD( "vtmaa03.bin",   0x000000, 0x80000, 0x1a30bf81 ) /* sprites */
  436.       ROM_LOAD( "vtmaa04.bin",   0x080000, 0x80000, 0xb713e9cc )
  437.  
  438.     ROM_REGION( 0x20000, REGION_SOUND1 )    /* ADPCM samples */
  439.     ROM_LOAD( "fj06",    0x00000, 0x20000, 0x6e98a235 )
  440.  
  441.     ROM_REGION( 0x20000, REGION_SOUND2 )    /* ADPCM samples */
  442.     ROM_LOAD( "fj05",    0x00000, 0x20000, 0x39cda2b5 )
  443. ROM_END
  444.  
  445. ROM_START( kuhga )
  446.     ROM_REGION( 0x80000, REGION_CPU1 ) /* 68000 code */
  447.       ROM_LOAD_EVEN( "fp02-3.bin", 0x00000, 0x20000, 0xd0705ef4 )
  448.       ROM_LOAD_ODD ( "fp00-3.bin", 0x00000, 0x20000, 0x1da92e48 )
  449.     ROM_LOAD_EVEN( "fp03.bin",   0x40000, 0x20000, 0xea0da0f1 )
  450.      ROM_LOAD_ODD ( "fp01.bin",   0x40000, 0x20000, 0xe3ecbe86 )
  451.  
  452.     ROM_REGION( 0x10000, REGION_CPU2 )    /* Sound CPU */
  453.     ROM_LOAD( "fj04",    0x00000, 0x10000, 0xe9aedf9b )
  454.  
  455.     ROM_REGION( 0x080000, REGION_GFX1 | REGIONFLAG_DISPOSE )
  456.     ROM_LOAD( "vtmaa00.bin",   0x000000, 0x80000, 0x0330e13b ) /* chars & tiles */
  457.  
  458.     ROM_REGION( 0x100000, REGION_GFX2 | REGIONFLAG_DISPOSE )
  459.       ROM_LOAD( "vtmaa01.bin",   0x000000, 0x80000, 0xc217a31b ) /* tiles 2 */
  460.     ROM_LOAD( "vtmaa02.bin",   0x080000, 0x80000, 0x091ff98e ) /* tiles 3 */
  461.  
  462.     ROM_REGION( 0x100000, REGION_GFX3 | REGIONFLAG_DISPOSE )
  463.       ROM_LOAD( "vtmaa03.bin",   0x000000, 0x80000, 0x1a30bf81 ) /* sprites */
  464.       ROM_LOAD( "vtmaa04.bin",   0x080000, 0x80000, 0xb713e9cc )
  465.  
  466.     ROM_REGION( 0x20000, REGION_SOUND1 )    /* ADPCM samples */
  467.     ROM_LOAD( "fj06",    0x00000, 0x20000, 0x6e98a235 )
  468.  
  469.     ROM_REGION( 0x20000, REGION_SOUND2 )    /* ADPCM samples */
  470.     ROM_LOAD( "fj05",    0x00000, 0x20000, 0x39cda2b5 )
  471. ROM_END
  472.  
  473. /******************************************************************************/
  474.  
  475. static void vaportra_decrypt(void)
  476. {
  477.     unsigned char *RAM = memory_region(REGION_CPU1);
  478.     int i;
  479.  
  480.     for (i=0x00000; i<0x80000; i++)
  481.         RAM[i]=(RAM[i] & 0x7e) | ((RAM[i] & 0x01) << 7) | ((RAM[i] & 0x80) >> 7);
  482. }
  483.  
  484. static READ_HANDLER( cycle_r )
  485. {
  486.     int pc=cpu_get_pc();
  487.     int ret=READ_WORD(&vaportra_ram[0x6]);
  488.  
  489.     if (ret==0 && (pc==0x3dea || pc==0x3de8)) {
  490.         cpu_spinuntil_int();
  491.         return 1;
  492.     }
  493.     return ret;
  494. }
  495.  
  496. static void init_vaportra(void)
  497. {
  498.     install_mem_read_handler(0, 0xffc006, 0xffc007, cycle_r);
  499.     vaportra_decrypt();
  500. }
  501.  
  502. /******************************************************************************/
  503.  
  504. GAME( 1989, vaportra, 0,        vaportra, vaportra, vaportra, ROT270, "Data East Corporation", "Vapor Trail - Hyper Offence Formation (World revision 1)" )
  505. GAME( 1989, vaportru, vaportra, vaportra, vaportra, vaportra, ROT270, "Data East USA", "Vapor Trail - Hyper Offence Formation (US)" )
  506. GAME( 1989, kuhga,    vaportra, vaportra, vaportra, vaportra, ROT270, "Data East Corporation", "Kuhga - Operation Code 'Vapor Trail' (Japan revision 3)" )
  507.